Converter diagram

Clockoscillator og driver er Xtalstyret, de mange xtal på diagrammet er ikke monteret samtidigt, men der er forskellige footprint. ECL FF deler ned til IQ clock signalerne og en ECL-TTL buffer sætter et niveau der kan drive switchkredsene. Switche er af typen 741G3151 som kører hurtigere end de almindeligt anvendte bus switche, derudover spares den inverter som sidder inde i en busswitch (og dermed spares et delay).

Det er vigtigt at opnå bedst mulig balance og en vinkel på 90 grader mellem IQ på udgangen.  Det er ikke lykkedes særlig godt (men der arbejdes på sagen), så software i websdr server er via en tabel over skævhederne  sat til at modkompensere.


Et godt sted at blive klogere på balance problemer er her